芯片退耦或旁路电容的PCB设计要点
图16:退耦电容或者旁路电容引起共阻抗耦合
供电电源引脚通常在原理图设计阶段会放置两颗电容,甚至更多。PCB Layout设计时应将高频电容靠近芯片引脚放置,大容量电容或者电解电容则可以距离芯片供电电源引脚稍远,主要是高频布线寄生电感的影响。当多个电源引脚远离滤波电容较远时,不同引脚会因为共用一段PCB布线而形成共阻抗耦合,如上图所示。
单点汇流解决共阻抗耦合:
图17:不同电源引脚共用滤波电容时单点汇流解决共阻抗耦合
低成本设计时,芯片相同电压的供电电源引脚共用滤波电容时,每个电源应单点布线在滤波电容处回合,避免共阻抗耦合,如上图所示。
2.6.2、不同供电电源引脚单独退耦解决共阻抗耦合:
图18:不同电源引脚单独退耦解决共阻抗耦合
芯片不同供电电源引脚使用单独的高频电容进行高频退耦,而低频退耦或者滤波则可以共用滤波电容,这是因为低频寄生电感的影响可以忽略不计。
2.6.3、不同供电电源引脚单独退耦+磁珠隔离解决共阻抗耦合:
受限于芯片内部供电电源引脚内阻的影响,有时候高频的退耦和旁路效果不理想时,则可以采用不同电源引脚单独退耦并增加磁珠进行高频衰减隔离的对策来解决共阻抗耦合的问题。